822
14
一、二极管,直流和交流分开计算叠加,二极管电阻rd=26/Id
二、BJT多级放大电路,如果电阻改变,需要重新计算静态点,大概率静态点会不在工作区进入饱和区,无法动态分析。e端电阻并联大电容可以增大A且不影响静态点
三、变体差动放大电路:为啥使用双运放结构?共模抑制比高
四、功率放大电路:
五:看逻辑电路写表达式,真值表并说明逻辑功能,然后改写设计
六:按要求设计逻辑电路
七:时序逻辑电路,计数器设计,设计出满足给定波形的组合逻辑电路
13
一:二极管
二:BJT多级放大电路
三:功率放大电路,信号源的内阻不会对放大电路产生影响:原因是深度负反馈,电压放大倍数的公式里没有信号源的内阻
四:理想运放加减法
五:卡诺图化简罗表达式
六:看逻辑电路写表达式真值表并说明功能
七:用译码器实现比较器
八:用JK触发器设计同步计数器
12:
一:利用运放的虚短虚断求数据
二:BJT放大电路
三:差动放大电路:单端共模输出电压需要考虑电流源内阻,共模输入电阻加二分之一,差模乘2。双端输出电阻2倍,单端输出电阻只有一倍
四:负反馈电路:输入电阻为无穷,输出电阻为0
五:卡诺图,并画出最少门逻辑图
六:译码器设计码制转换电路
七:JK触发器设计加计数器
八:单稳态触发器
编写于:2022/10/20 18:31:02
发布 IP 属地:湖南省长沙市
版权声明
822
14
一、二极管,直流和交流分开计算叠加,二极管电阻rd=26/Id
二、BJT多级放大电路,如果电阻改变,需要重新计算静态点,大概率静态点会不在工作区进入饱和区,无法动态分析。e端电阻并联大电容可以增大A且不影响静态点
三、变体差动放大电路:为啥使用双运放结构?共模抑制比高
四、功率放大电路:
五:看逻辑电路写表达式,真值表并说明逻辑功能,然后改写设计
六:按要求设计逻辑电路
七:时序逻辑电路,计数器设计,设计出满足给定波形的组合逻辑电路
13
一:二极管
二:BJT多级放大电路
三:功率放大电路,信号源的内阻不会对放大电路产生影响:原因是深度负反馈,电压放大倍数的公式里没有信号源的内阻
四:理想运放加减法
五:卡诺图化简罗表达式
六:看逻辑电路写表达式真值表并说明功能
七:用译码器实现比较器
八:用JK触发器设计同步计数器
12:
一:利用运放的虚短虚断求数据
二:BJT放大电路
三:差动放大电路:单端共模输出电压需要考虑电流源内阻,共模输入电阻加二分之一,差模乘2。双端输出电阻2倍,单端输出电阻只有一倍
四:负反馈电路:输入电阻为无穷,输出电阻为0
五:卡诺图,并画出最少门逻辑图
六:译码器设计码制转换电路
七:JK触发器设计加计数器
八:单稳态触发器
编写于:2022/10/20 18:31:02
发布 IP 属地:湖南省长沙市
版权声明
本站内容均来自网络转载或网友提供,如有侵权请及时联系我们删除!本站不承担任何争议和法律责任!
每一个童年的梦想都值得用青春去捍卫!